High-Level Synthesis (HLS) using untimed C++ presents an elegant hardware abstraction framework for simplifying hardware design at the unit level. To construct large designs in untimed C++, the design needs to be broken down into isolated units connected via channels. The process of breaking down a design into units usually ends up being more than simply dividing modules, there are specific design considerations that need to be considered in this process in order to produce a design that will function correctly in a system after RTL is generated.

This presentation discusses some core considerations for partitioning a digital design and introduces a basic set of HLS Hardware Design Patterns that provide foundational and conceptual building blocks for large-scale designs. Generic design patterns for common design aspects such as interfaces, input, and output arbitration, configuration, and flushing will be covered.

Conteúdo informativo relacionado

Evite problemas de NVH em veículos elétricos usando a metodologia de receptor de transferência de origem
White Paper

Evite problemas de NVH em veículos elétricos usando a metodologia de receptor de transferência de origem

Evite problemas de NVH em veículos elétricos usando a metodologia de receptor de transferência de origem

Melhores e mais rápidos veículos NVH insights usando os métodos de análise de caminho de transferência mais recentes
Webinar

Melhores e mais rápidos veículos NVH insights usando os métodos de análise de caminho de transferência mais recentes

Vá além dos aplicativos tradicionais de análise de caminho de transferência usando o tempo-domínio, baseado em tensão, baseado em componentes, forças bloqueadas e TPA baseado em modelo.