온디맨드 웨비나

Microsoft - HLS Hardware Design Patterns

예상 소요 시간: 49분

공유

Microsoft - HLS Hardware Design Patterns

High-Level Synthesis (HLS) using untimed C++ presents an elegant hardware abstraction framework for simplifying hardware design at the unit level. To construct large designs in untimed C++, the design needs to be broken down into isolated units connected via channels. The process of breaking down a design into units usually ends up being more than simply dividing modules, there are specific design considerations that need to be considered in this process in order to produce a design that will function correctly in a system after RTL is generated.

This presentation discusses some core considerations for partitioning a digital design and introduces a basic set of HLS Hardware Design Patterns that provide foundational and conceptual building blocks for large-scale designs. Generic design patterns for common design aspects such as interfaces, input, and output arbitration, configuration, and flushing will be covered.

관련 자료

Source-transfer-receiver 방법을 사용해 전기차 NVH (소음, 진동, 충격) 문제를 방지하다
White Paper

Source-transfer-receiver 방법을 사용해 전기차 NVH (소음, 진동, 충격) 문제를 방지하다

Source-transfer-receiver 방법을 사용해 전기차 NVH (소음, 진동, 충격) 문제를 방지하다

산업용 드라이브트레인 시뮬레이션: 기어 레이아웃부터 NVH 해석까지
White Paper

산업용 드라이브트레인 시뮬레이션: 기어 레이아웃부터 NVH 해석까지

본 백서를 다운로드 해 최신 시뮬레이션 기법으로 레이아웃부터 NVH 해석에 이르는 산업용 드라이브트레인 설계를 간소화하는 방법에 대해 알아보시기 바랍니다.

최신 TPA (전달 경로 해석) 방식을 사용한 차량 NVH 인사이트 향상 및 속도 개선
Webinar

최신 TPA (전달 경로 해석) 방식을 사용한 차량 NVH 인사이트 향상 및 속도 개선

시간 영역, 변형 기반, 컴포넌트 기반, 차단 요소, 모델 기반 TPA를 사용해 기존 전달 경로 해석을 혁신합니다