온디맨드 웨비나

Stanford/AMD: Automated Methodology for Efficient Hardware Accelerator

예상 소요 시간: 25분

공유

Stanford/AMD: Automated Methodology for Efficient Hardware Accelerator

Mobile devices today are composed of many specialized accelerators to achieve high-performance and low-power specifications. However, accelerator design and validation time is a limiting factor in creating these accelerator-rich SoCs. We address this problem by demonstrating the effectiveness of using new programming languages and existing hardware synthesis tools to drastically decrease the time needed to explore the design space of hardware accelerators. By pairing the image-processing language Halide with the Catapult® High-Level Synthesis tool, different accelerator designs can be rapidly produced and evaluated for performance, area, and power.

In this webinar, Jeff Setter demonstrates the effectiveness of using new programming languages and existing hardware synthesis tools to drastically decrease the time needed to explore the design space of hardware accelerators.

What you will learn:

  • Effectiveness of using new programming languages and existing
    hardware synthesis tools to drastically decrease the time needed to
    explore the design space of hardware accelerators
  • How accelerator designs can be rapidly produced and evaluated for
    performance, area, and power
  • Benefits of pairing the image-processing language Halide with the
    Catapult® High-Level Synthesis tool

관련 자료

미래의 엔지니어링: 산업용 기계 산업을 주도하는 주요 트렌드
E-book

미래의 엔지니어링: 산업용 기계 산업을 주도하는 주요 트렌드

산업 엔지니어링의 미래를 주도하는 최신 트렌드와 가상 설계 검증 테스트의 중요한 역할에 대해 알아보십시오.

디지털 트윈 제조: 차세대 기계 설계
White Paper

디지털 트윈 제조: 차세대 기계 설계

기계 엔지니어링 분야를 주도하는 Siemens는 업계의 경계를 확장하는 혁신적인 설계 솔루션을 제공합니다. 차세대 기계 설계를 살펴보고 혁신을 실현하십시오.

생산 최적화 STiMA 고객 성공사례
Video

생산 최적화 STiMA 고객 성공사례

본 영상에서 STiMA의 생산 최적화에 관한 고객 성공사례를 확인하십시오.