온디맨드 웨비나

High-Level Synthesis & Advanced RTL Power Optimization – Are you still missing out?

예상 소요 시간: 23분

공유

Discover how C++ & SystemC/MatchLib HLS is more than just converting SystemC to RTL. In the RTL Design space, we will cover our technology for Power Optimization with PowerPro Designer & Optimizer.
Discover how C++ & SystemC/MatchLib HLS is more than just converting SystemC to RTL. In the RTL Design space, we will cover our technology for Power Optimization with PowerPro Designer & Optimizer.

We will look at how C++ and SystemC/MatchLib High-Level Synthesis is more than just converting SystemC to RTL. We’ll cover language choice, architecture exploration, power estimation and optimization that all work to deliver competitive RTL in a faster time with lower cost. For those still working in the RTL Design space, we will touch on our leading-edge technology for Power Optimization with PowerPro Designer and Optimizer. You won’t be first, but you don’t have to be last.

발표자 소개

Siemens EDA

Richard Langridge

AE Manager

Richard Langridge works for Siemens EDA as an Application Engineering Manager. Richard has more than 30 years of experience in EDA and design, ranging from RTL Synthesis and Low-Power to High-Level Synthesis (HLS) and Formal Methods. Richard manages Low-Power engagements in a variety of Semiconductor customers.

관련 자료

정확한 단일 BOM(Bill of Materials)을 생성하는 보다 효율적인 방법
E-book

정확한 단일 BOM(Bill of Materials)을 생성하는 보다 효율적인 방법

통합 BOM 소프트웨어가 있는 최신 PLM 솔루션을 통해 BOM 관리를 간소화할 수 있습니다.

방법 가이드: 보다 효율적인 설계 엔지니어링 협업
E-book

방법 가이드: 보다 효율적인 설계 엔지니어링 협업

설계 팀 간 보다 효율적인 엔지니어링 협업 및 ECAD MCAD 조정 방법 가이드 엔지니어링 생산성을 높이십시오. 혁신을 추진하십시오.

방법 가이드: 설계 릴리스 및 신속한 엔지니어링 설계 검토
E-book

방법 가이드: 설계 릴리스 및 신속한 엔지니어링 설계 검토

더 나은 제품 라이프사이클 관리로 오래 걸리는 엔지니어링 설계 검토 프로세스를 개선하여 설계 릴리스 기한을 맞추십시오.