オンデマンド・ウェビナー

Stanford/AMD: Automated Methodology for Efficient Hardware Accelerator

視聴時間の目安: 25 分

共有

Stanford/AMD: Automated Methodology for Efficient Hardware Accelerator

Mobile devices today are composed of many specialized accelerators to achieve high-performance and low-power specifications. However, accelerator design and validation time is a limiting factor in creating these accelerator-rich SoCs. We address this problem by demonstrating the effectiveness of using new programming languages and existing hardware synthesis tools to drastically decrease the time needed to explore the design space of hardware accelerators. By pairing the image-processing language Halide with the Catapult® High-Level Synthesis tool, different accelerator designs can be rapidly produced and evaluated for performance, area, and power.

In this webinar, Jeff Setter demonstrates the effectiveness of using new programming languages and existing hardware synthesis tools to drastically decrease the time needed to explore the design space of hardware accelerators.

What you will learn:

  • Effectiveness of using new programming languages and existing
    hardware synthesis tools to drastically decrease the time needed to
    explore the design space of hardware accelerators
  • How accelerator designs can be rapidly produced and evaluated for
    performance, area, and power
  • Benefits of pairing the image-processing language Halide with the
    Catapult® High-Level Synthesis tool

関連情報

シミュレーションとデータ管理によって船舶設計を効率化
Webinar

シミュレーションとデータ管理によって船舶設計を効率化

有限要素シミュレーションをCADとシームレスに統合して、船舶の構造シミュレーション・ソフトウェアを有利に活用。

CAE統合ワークフローの力を発揮させて高速船を効率的に設計
Webinar

CAE統合ワークフローの力を発揮させて高速船を効率的に設計

システム・シミュレーションを実施して推進システムを作成し、それを使って数値流体力学 (CFD) 自航シミュレーションを実施し、最高速度を評価する方法を解説します。

船舶設計のフルスケールCFDシミュレーション:  詳細な考察
White Paper

船舶設計のフルスケールCFDシミュレーション: 詳細な考察

このホワイトペーパーは、フルスケールCFDに関する通説を精査し、現実的な動作条件下で船舶設計のフルスケールCFD解析を行う方法を提案します。