オンデマンド・ウェビナー

HW Acceleration with High-Level Synthesis

視聴時間の目安: 26 分

共有

HW Acceleration with High-Level Synthesis User2User Session

Embedded systems continue to see increasing demands for compute capability. Processor speeds however are not increasing sufficiently to meet these demands. One approach is to move functions from software running on general purpose CPU into bespoke hardware accelerators. Hardware accelerators have much greater parallelism and reduce data movement, enabling them to dramatically exceed the performance and efficiency of software. This session will introduce High-Level Synthesis, a technology that allows a developer to take a C++ function and automatically compile it into an RTL hardware description, suitable to be deployed into an ASIC or FPGA.

講演者の紹介

Siemens EDA

Richard Langridge

AE Manager

Richard Langridge works for Siemens EDA as an Application Engineering Manager. Richard has more than 30 years of experience in EDA and design, ranging from RTL Synthesis and Low-Power to High-Level Synthesis (HLS) and Formal Methods. Richard manages Low-Power engagements in a variety of Semiconductor customers.

関連情報

エレクトロニクス向けスマート・マニュファクチャリングの実現:  製造オペレーション管理の役割
Webinar

エレクトロニクス向けスマート・マニュファクチャリングの実現: 製造オペレーション管理の役割

エレクトロニクス業界で製造オペレーション管理 (MOM) テクノロジーによってスマート・マニュファクチャリングを実行する方法がわかります。

コンセプトの具現化: 製造におけるデジタル・ツイン
Webinar

コンセプトの具現化: 製造におけるデジタル・ツイン

製造機械の例を使用して製造におけるデジタル・ツインについて説明するこのライブ・ウェビナーをご覧ください