온디맨드 웨비나

Moving Between FPGA and ASIC with High-Level Synthesis

공유

Moving Between FPGA and ASIC with High-Level Synthesis

Writing RTL that works smoothly on both FPGA and ASIC implementations is nearly impossible. But, High-Level Synthesis (HLS) can make technology-independent design a breeze. In this episode of Chalk Talk, Amelia Dalton chats with Stuart Clubb of Siemen’s Catapult team about how to use HLS to accelerate your design flow.

관련 자료

시뮬레이션 및 데이터 관리를 통한 선박 설계 간소화
Webinar

시뮬레이션 및 데이터 관리를 통한 선박 설계 간소화

유한 요소 시뮬레이션을 CAD와 원활하게 통합하여 해양 선박 구조 시뮬레이션 소프트웨어를 유용하게 활용하십시오.

통합 CAE 워크플로의 강력한 기능을 활용하여 쾌속선을 효율적으로 설계
Webinar

통합 CAE 워크플로의 강력한 기능을 활용하여 쾌속선을 효율적으로 설계

시스템 시뮬레이션을 통해 추진 시스템을 생성하고 이를 CFD(전산 유체 역학) 자체 추진 시뮬레이션에 활용하여 최대 속도를 평가하는 방법을 알아보십시오.

선박 설계를 위한 실선 스케일 CFD 시뮬레이션: 상세 리뷰
White Paper

선박 설계를 위한 실선 스케일 CFD 시뮬레이션: 상세 리뷰

본 백서는 실선 스케일 CFD 실행과 관련한 일반적인 의문점을 설명하며 실제 작동 환경에서의 실선 스케일 선박 설계 해석을 권장합니다