オンデマンド・ウェビナー

大型車両設計向け次世代CADソフトウェア

共有

自動化した重機の一部

重機メーカーは、競合他社、規制当局、顧客からのプレッシャーを受け、期待以上の製品を投入するという新たな課題に直面しています。次世代の機械には次世代の設計ソリューションが必要です。それは、設計ツールと検証ツールを統合し、イノベーションを阻む障壁をなくすものでなければなりません。

次世代CADソフトウェアを紹介するこちらのオンデマンド・ウェビナーを視聴すると、重機・大型車両の電気設計と機械設計を、生産性の高いモデリング環境で統合する方法がわかります。

モデリング・テクノロジー

NXを使用すると、明示的なソリッド・モデリングからサーフェス・モデリング、パラメトリック・モデリング、ダイレクト・モデリング 、そしてファセットモデリングまでを相互に活用して、最も生産性の高い手法でモデリングできます。このモデリング・テクノロジー・プラットフォームは、次のカスタム・ソリューションを構築できる強力な機能を含みます。

  • NX Render – 仮想ツイン
  • NX Virtual Reality – フルサイズ・モデルを使った、詳細でリアルな可視化
  • Convergent Modeling - リバース・エンジニアリングが不要

NXを使用すると、統合型のツールセットで、概念設計からエンジニアリング、製造まで、領域間を連携させてデータの完全性と設計意図を維持し、プロセス全体を効率化することができます。

重機設計のための強力なCADモデリング・ソフトウェア

強力なCADモデリング・ソフトウェアは、農業、建設、掘削装置など、幅広い重機の設計に適用可能な次世代のソリューションを提供します。

次のことが可能な、世界水準のエンジニアリング・ソリューションを使って複雑さに対応し、複雑さを競争優位に変えます。

  1. 最も包括的で精緻な製品デジタルツインを構築
  2. パーソナル化された適応力のあるソフトウェアで対応
  3. 柔軟でオープンなエコシステムに構築した最善のソリューションを使用

NXは、真のジェネレーティブ・デザイン、アディティブ・マニュファクチャリング、コラボレーションをサポートする没入型の設計環境です。NXソフトウェアのデモをご覧ください。NXを使用した重機の設計が具体的にわかります。

関連情報

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation
Webinar

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation

CEA presents a methodology that bridges the open-source DL framework N2D2 and Catapult HLS to help reducing the design process of hardware accelerators, making it possible to keep pace with new AI algorithms.

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis
Webinar

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis

Infineon & Coseda present on the adoption of High-Level-Synthesis at an existing SystemC system level model.

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification
Webinar

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification

High-Level Synthesis (HLS) is design flow in which design intent is described at a higher level of abstraction such as SystemC/C++/Matlab/etc.

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP
Webinar

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP

STMicro presents a unified way to integrate the definition of RTL and C functional coverage and assertion (reducing the coding effort) and a method to add constraints to the random values generated in UVMF.

Alibaba: Innovating Agile Hardware Development with Catapult HLS
Webinar

Alibaba: Innovating Agile Hardware Development with Catapult HLS

At the IP level, an ISP was created within a year using Catapult, a task impossible using traditional RTL. To reduce dependency on designer experience, Alibaba introduced an AI-assisted DSE tool.