オンデマンド・ウェビナー

Hardware Accelerators – Exploring Power and Performance in Today’s AI

視聴時間の目安: 17 分

共有

Picture of session's intro slide

The need for high-speed, low-power processing is at an all-time high. As emerging AI algorithms require thousands of computations, we can look to offload the processing from the CPU to a specifically designed hardware accelerator. This offboarding can lower the computation time, the power consumption, and the headache. Join us as we explore the design process from algorithm to hardware accelerator on a RISC-V processor as we quantify power consumption and performance.

講演者の紹介

Siemens EDA

Cameron Villone

Product Manager

Cameron has joined Siemens in August 2023 through the Atlas New Graduate Program. Cameron graduated from Rochester Institute of Technology with a Masters Degree in Electrical Engineering focusing on Robotics, Embedded Systems, and Computer Vision. Cameron has held previous student roles at General Motors and Texas Instruments. Cameron is currently working primarily on marketing for low-level power estimation and analysis with the PowerPro team.

関連情報

重機械業界向けシステムエンジニアリング
White Paper

重機械業界向けシステムエンジニアリング

重機向けに設計された、複数分野をまたぐ包括的なコラボレーション型開発プラットフォームを活用し、より生産性の高い作業環境を構築して生産を最適化する方法を学びます。

重機向けシミュレーション・プロセスとデータ管理 (SPDM)
Webinar

重機向けシミュレーション・プロセスとデータ管理 (SPDM)

設計検証のワークフローを合理化することで、エンジニアリング部門間のコラボレーションと効率性を高めることができます。ライブ・ウェビナーにご参加ください。

製品設計技術を駆使して設計を大幅に加速
E-book

製品設計技術を駆使して設計を大幅に加速

製品設計技術を駆使して市場投入期間を短縮。複数領域にまたがる設計によって機械、電気、電子の同時設計を加速。