高速的PCB需要更快的SI仿真设计优化速度,西门子 EDA 推出了全自动的HyperLynx -Design Space Exloration (DSE)优化流程,利用 HEEDS 领先行业的优化算法,让工程师不再需要进行大量、长时间的变量扫掠,不再需要借助难用的MDO工具手动配置策略进行优化迭代。借助DSE模块的算法,只需要简单的操作,通过较少的次数就可以获得最优解。例如传统的方法需要2500次仿真得出最大信噪比数值,而HyperLynx DSE只需50次就可以得到相同的最优解。在保证精确度的同时,极大得节约了工程师的时间成本。