스마트 임베디드 및 소프트웨어 집약적인 전자 시스템이 현실 세계와 상호작용할 경우 인명을 위협하거나 심각한 손상을 일으킬 수 있으므로 안전이 필수적인 것으로 여겨집니다. 이러한 시스템의 실패로 인해 불합리한 위험에 빠지는 일이 없도록 안전 공학적인 실행 및 안전 기준에 기초한 엄격한 개발 프로세스를 따르게 됩니다.
본 웨비나에서는 SoC나 IP에서의 결함 시뮬레이션을 하드웨어와 소프트웨어 안전 메커니즘의 조합을 이용해 모델링하는 방법을 설명합니다.또한, Arm이 어떻게 SafetyScope™ 분석 툴을 이용해 안전 워크플로우 초기에 정확한 측정지표를 구함으로써 자신들의 설계가 안전 목표에 도달했는지 여부를 알아냈는지와 탐색 및 가상 시나리오(what-if) 분석을 이용해 자신들의 설계를 위한 최적의 안전 아키텍처를 실현할 수 있었는지에 대해서도 설명합니다.

Functional Safety Solution Architect
Vedant Garg는 Siemens EDA의 Functional Safety Solution Architect입니다. 그는 핵심 안전 분석 정의 및 FMEDA 솔루션을 담당하고 있습니다. Vedant는 University of Massachusetts, Lowell의 컴퓨터 공학 석사 학위를 보유하고 있으며, Siemens EDA에 합류하기 이전에는 Cadence의 핵심 IC 검증 RD팀에서 근무한 이력이 있습니다.