온디맨드 웨비나

Microsoft - HLS Hardware Design Patterns

예상 소요 시간: 49분

공유

Microsoft - HLS Hardware Design Patterns

High-Level Synthesis (HLS) using untimed C++ presents an elegant hardware abstraction framework for simplifying hardware design at the unit level. To construct large designs in untimed C++, the design needs to be broken down into isolated units connected via channels. The process of breaking down a design into units usually ends up being more than simply dividing modules, there are specific design considerations that need to be considered in this process in order to produce a design that will function correctly in a system after RTL is generated.

This presentation discusses some core considerations for partitioning a digital design and introduces a basic set of HLS Hardware Design Patterns that provide foundational and conceptual building blocks for large-scale designs. Generic design patterns for common design aspects such as interfaces, input, and output arbitration, configuration, and flushing will be covered.

관련 자료

더 나은 제품 데이터 관리로 CAD 설계 시간을 단축하기 위한 전략
E-book

더 나은 제품 데이터 관리로 CAD 설계 시간을 단축하기 위한 전략

주요 시간 낭비 요소를 방지할 수 있는 최적의 CAD 데이터 관리 전략에 관해 알아보십시오. 산업 조사 기관인 Tech-Clarity에서 제공하는 무료 eBook을 다운로드하여 자세히 알아볼 수 있습니다.

PLM은 무엇이며, 왜 클라우드 PLM을 사용해야 할까요?
Infographic

PLM은 무엇이며, 왜 클라우드 PLM을 사용해야 할까요?

PLM 정의 클라우드 PLM으로 디지털 트윈을 효율적으로 관리해 혁신적인 제품을 시장에 더 빨리 선보이는 방법에 대해 알아보십시오. 자세히 알아보십시오.