オンデマンド・ウェビナー

バッテリー熱管理システムのマルチスケール設計

最適化された熱管理システムでバッテリーの安全性を極める

共有

電気自動車のシャーシにはバッテリーセルが搭載されています。シャーシにはツインモーターと4本のタイヤが含まれています。手前には1台のEVがあり、その周りを数十台が囲んでいます。

バッテリー・パックの温度を管理し、急激な劣化や熱暴走を防ぎながら、リチウムメッキのリスクを軽減して、低温での急速充電機能を改善できるとしたらどうでしょうか。

信頼性の高いバッテリー・パック熱管理システムを構築するのは簡単な作業ではありません。シーメンスは、マルチレベル・モデリングとマルチフィジックス・シミュレーションを使用して、エネルギー効率の高いバッテリー熱管理システムを設計するための統合型ソリューションを提供しています。

最適化された熱管理システムでバッテリーの安全性を極める

この60分間のウェビナーは、シーメンスでSimcenterを担当するLionel BrogliaとAziz Abdellahiが、車両、パック、セルスケールをリンクして開発期間を短縮し、プロトタイプの数を減らしつつ設計変更の影響を予測するマルチスケール・デジタルツインを導入して、バッテリー熱管理システムを設計、最適化することで航続距離を伸ばす方法を紹介します。

ウェビナーご覧になり、次の重要なポイントを発見してください。

  • マルチスケール・デジタルツインの導入に関する知見を得る
  • バッテリー寿命、急速充電機能、航続距離のトレードオフを特定
  • 熱暴走シナリオ下でのバッテリー・パックの安全性を評価

講演者の紹介

シーメンスデジタルインダストリーズソフトウェア

Lionel Broglia

事業開発マネージャー

事業開発マネージャーとしてシステム・シミュレーションを担当するLionel Brogliaは、陸上輸送の電動化に注力しています。機械工学で博士号を修め、1999年から複数領域横断型システム・シミュレーションを手掛けてきました。

シーメンスデジタルインダストリーズソフトウェア

Aziz Abdellahi

バッテリー・アプリケーション・スペシャリスト

Aziz Abdellahiは、シーメンスデジタルインダストリーズソフトウェアのバッテリー・アプリケーション・スペシャリストです。専門分野は、電気化学モデリング、等価回路モデリング、バッテリー寿命モデリング、統計パック解析、車両レベルのモデリング、原子論的モデリングなどです。シーメンスに入社する前は、自動車およびグリッド分野向けのリチウムイオン電池の主要サプライヤーであるA123 Systemsでプリンシパル・モデリング・サイエンティストを務めていました。マサチューセッツ工科大学で材料工学の博士号を取得し、リチウムイオン電池の分野で15の査読付き出版物を執筆しています。2014 Norman Hackerman Young Author Award (電気化学会) と、SAEのOutstanding Oral Presentation Award (2018年) を受賞しました。

関連情報

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation
Webinar

CEA: Bridging the Gap Between Neural Network Exploration and Hardware Implementation

CEA presents a methodology that bridges the open-source DL framework N2D2 and Catapult HLS to help reducing the design process of hardware accelerators, making it possible to keep pace with new AI algorithms.

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis
Webinar

Infineon & Coseda: Facelifting a SystemC System Level Model Towards Physical Prototype – Adoption of High-Level-Synthesis

Infineon & Coseda present on the adoption of High-Level-Synthesis at an existing SystemC system level model.

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification
Webinar

Infineon: HLS Formal Verification Flow Using Siemens Formal Verification

High-Level Synthesis (HLS) is design flow in which design intent is described at a higher level of abstraction such as SystemC/C++/Matlab/etc.

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP
Webinar

STMicroelectronics: A Common C++ and UVM Verification Flow of High-Level IP

STMicro presents a unified way to integrate the definition of RTL and C functional coverage and assertion (reducing the coding effort) and a method to add constraints to the random values generated in UVMF.

Alibaba: Innovating Agile Hardware Development with Catapult HLS
Webinar

Alibaba: Innovating Agile Hardware Development with Catapult HLS

At the IP level, an ISP was created within a year using Catapult, a task impossible using traditional RTL. To reduce dependency on designer experience, Alibaba introduced an AI-assisted DSE tool.