On-Demand-Webinar

Microsoft - HLS Hardware Design Patterns

Geschätzte Wiedergabezeit 49 Minuten

Teilen

Microsoft - HLS Hardware Design Patterns

High-Level Synthesis (HLS) using untimed C++ presents an elegant hardware abstraction framework for simplifying hardware design at the unit level. To construct large designs in untimed C++, the design needs to be broken down into isolated units connected via channels. The process of breaking down a design into units usually ends up being more than simply dividing modules, there are specific design considerations that need to be considered in this process in order to produce a design that will function correctly in a system after RTL is generated.

This presentation discusses some core considerations for partitioning a digital design and introduces a basic set of HLS Hardware Design Patterns that provide foundational and conceptual building blocks for large-scale designs. Generic design patterns for common design aspects such as interfaces, input, and output arbitration, configuration, and flushing will be covered.

Verwandte Ressourcen

Strategien für die Zeitersparnis bei der CAD-Konstruktion mit einem besseren Produktdatenmanagement
E-book

Strategien für die Zeitersparnis bei der CAD-Konstruktion mit einem besseren Produktdatenmanagement

Lernen Sie die besten CAD-Datenmanagement-Strategien kennen, um die fünf größten Zeitfresser zu vermeiden. Laden Sie das kostenlose E-Book des Marktforschungsunternehmens Tech-Clarity herunter, um mehr darüber zu erfahren.

Was ist PLM, und warum PLM in der Cloud?
Infographic

Was ist PLM, und warum PLM in der Cloud?

Was ist PLM? Erfahren Sie, wie Sie mit dem schnellen und kostengünstigen Teamcenter X in der Cloud innovative Produkte schneller auf den Markt bringen können. Erfahren Sie mehr.